Всем привет,
У меня возникли трудности с USW-PRO-48. Похоже, он застрял в цикле загрузки и отображает сообщение "Требуется перезагрузка".
Покопавшись в UART, я получил следующий вывод, но у меня возникли трудности с взаимодействием и решением проблемы:
U-Boot usw-USHR3_v1.0.12.62-g8616ed47 (May 04 2020 - 17:35:12)
Reset XGPLL
Release reset
Polling
Locked
DEV ID = 0xb160
SKU ID = 0xb160
DDR type: DDR4
MEMC 0 DDR speed = 800MHz
PHY revision version: 0x00a2f001
ddr_init2: Calling soc_and28_shmoo_dram_info_set
ddr_init2: Calling soc_and28_shmoo_phy_init
A Series - PHY Initialization (PHY index: 00)
A01. Turn off CKE
A02. Configure timing parameters
A03. Configure PHY PLL
PHY PLL Configuration
Fref.............: 50 MHz
Data rate........: 1600 Mbps
PLL locked.
A04. Configure reference voltage
A05. Compute VDL step size
VDL calibration complete.
VDL step size....: 10.683 ps
UI size..........: 58.500 steps
A06. Configure ADDR/CTRL VDLs
A07. Disable Virtual VTT
A08. ZQ calibration
P drive..........: 0x0C
N drive..........: 0x13
P termination....: 0x0C
N termination....: 0x00
P idle...........: 0x0C
N idle...........: 0x00
AQ P drive.......: 0x12
AQ N drive.......: 0x13
A09. Configure Static Pad Control
A10. Configure ODT
A11. Configure Write Pre-/Post-amble
A12. Configure Auto Idle
A13. Release PHY control
A Series - PHY Initialization complete (PHY index: 00)
Programming controller register
Enabling mt40a512m8_093_1600
У меня возникли трудности с USW-PRO-48. Похоже, он застрял в цикле загрузки и отображает сообщение "Требуется перезагрузка".
Покопавшись в UART, я получил следующий вывод, но у меня возникли трудности с взаимодействием и решением проблемы:
U-Boot usw-USHR3_v1.0.12.62-g8616ed47 (May 04 2020 - 17:35:12)
Reset XGPLL
Release reset
Polling
Locked
DEV ID = 0xb160
SKU ID = 0xb160
DDR type: DDR4
MEMC 0 DDR speed = 800MHz
PHY revision version: 0x00a2f001
ddr_init2: Calling soc_and28_shmoo_dram_info_set
ddr_init2: Calling soc_and28_shmoo_phy_init
A Series - PHY Initialization (PHY index: 00)
A01. Turn off CKE
A02. Configure timing parameters
A03. Configure PHY PLL
PHY PLL Configuration
Fref.............: 50 MHz
Data rate........: 1600 Mbps
PLL locked.
A04. Configure reference voltage
A05. Compute VDL step size
VDL calibration complete.
VDL step size....: 10.683 ps
UI size..........: 58.500 steps
A06. Configure ADDR/CTRL VDLs
A07. Disable Virtual VTT
A08. ZQ calibration
P drive..........: 0x0C
N drive..........: 0x13
P termination....: 0x0C
N termination....: 0x00
P idle...........: 0x0C
N idle...........: 0x00
AQ P drive.......: 0x12
AQ N drive.......: 0x13
A09. Configure Static Pad Control
A10. Configure ODT
A11. Configure Write Pre-/Post-amble
A12. Configure Auto Idle
A13. Release PHY control
A Series - PHY Initialization complete (PHY index: 00)
Programming controller register
Enabling mt40a512m8_093_1600
