Привет всем!
Наша организация рассматривает возможность замены нашей древней вычислительной платформы, и я разработал традиционную трехступенчатую архитектуру: два коммутатора агрегации корпоративного кампуса MC-LAG'ed на уровне распределения и два коммутатора корпоративного кампуса 48 PoE в ядре. Однако, по мере дальнейшего изучения, выяснилось, что ни корпоративный коммутатор кампуса 48 PoE (выпущенный сегодня), ни 48S PoE не поддерживают MC-LAG. Это правда (так как, по-видимому, это было бы необходимостью во многих корпоративных средах для обеспечения отказоустойчивости)? Если нам придется ждать выпуска 48S в третьем квартале, сможет ли объединение (stacking) достичь моей цели по обеспечению отказоустойчивости для коммутаторов агрегации? Идеально было бы иметь две связи от каждого коммутатора агрегации к каждому коммутатору ядра, но я не уверен, позволит ли это полную пропускную способность, которую обеспечит MC-LAG по обеим связям. Если вторая связь между коммутатором агрегации и коммутатором ядра просто будет заблокирована STP до тех пор, пока один из коммутаторов не выйдет из строя и другая связь не начнет работать, я не заинтересован.
Спасибо всем!
Наша организация рассматривает возможность замены нашей древней вычислительной платформы, и я разработал традиционную трехступенчатую архитектуру: два коммутатора агрегации корпоративного кампуса MC-LAG'ed на уровне распределения и два коммутатора корпоративного кампуса 48 PoE в ядре. Однако, по мере дальнейшего изучения, выяснилось, что ни корпоративный коммутатор кампуса 48 PoE (выпущенный сегодня), ни 48S PoE не поддерживают MC-LAG. Это правда (так как, по-видимому, это было бы необходимостью во многих корпоративных средах для обеспечения отказоустойчивости)? Если нам придется ждать выпуска 48S в третьем квартале, сможет ли объединение (stacking) достичь моей цели по обеспечению отказоустойчивости для коммутаторов агрегации? Идеально было бы иметь две связи от каждого коммутатора агрегации к каждому коммутатору ядра, но я не уверен, позволит ли это полную пропускную способность, которую обеспечит MC-LAG по обеим связям. Если вторая связь между коммутатором агрегации и коммутатором ядра просто будет заблокирована STP до тех пор, пока один из коммутаторов не выйдет из строя и другая связь не начнет работать, я не заинтересован.
Спасибо всем!
